基于fpga实现的E1数字交叉系统
摘要
随着多媒体E1业务的数据量越来越大,E1的交叉交换应用也变得越来越频繁复杂。本文介绍了一种基于
FPGA设计的E1数字交叉系统,具有开发周期短、交叉容量大、成本低的优势。本文分模块论述,分别对STM-16
成帧/解帧、VC-12复用/解复用、TU-12交叉等核心功能模块的设计方法论述,包括原理及实现方法。
FPGA设计的E1数字交叉系统,具有开发周期短、交叉容量大、成本低的优势。本文分模块论述,分别对STM-16
成帧/解帧、VC-12复用/解复用、TU-12交叉等核心功能模块的设计方法论述,包括原理及实现方法。
关键词
FPGA;SDH;E1;DXC;解复用
全文:
PDF参考
[1] 邓 忠 礼 . 光 同 步 传 送 网 和 波 分 复 用 系 统
SDH&WDM. 北京:清华大学出版社,2003.
[2] ITU-T Recommendation G.707.Network node
interface for the synchronous digital hierarchy(SDH)[S].1996.
[3] ITU-T Recommendation G.783, Characteristics of
synchronous digital hierarchy(SDH) equipment functional
blocks, 1997
DOI: http://dx.doi.org/10.12361/2661-3727-05-01-138425
Refbacks
- 当前没有refback。